Конспект лекций по дисциплине «Техника микропроцессорных систем в коммутации» для студентов специальности 210046. 65 «Сети связи и системы коммутации»


Download 1.91 Mb.
bet13/18
Sana16.04.2020
Hajmi1.91 Mb.
#99655
TuriКонспект лекций
1   ...   10   11   12   13   14   15   16   17   18
Bog'liq
ТМпСК конспект лекций (ЗО)


4.2.3 Процессор СР113 представляет собой мультипроцессор, производительность которого наращивается ступенями, благодаря чему он может обеспечить координацию работы станций любой емкости с соответствующей пропускной способностью. В системе EWSD V.15 используются два типа координационных процессора CP113D и CP113C/CR. Процессоры CP113C/CR входят в состав станций большой емкости в сочетании с буфером сообщений MBD, коммутационным полем SN(D) и контроллером системы сигнализации ОКС№7 SSNC. Процессоры CP113D применяются на станциях меньшей емкости в сочетании с буфером сообщений МВВ, коммутационным полем SN(B) и управляющим устройством сигнализации ОКС№7 CCNC.

Координационный процессор CP выполняет функции обработки вызовов, технической эксплуатации, обеспечения надежности.

В состав CP входят (рисунок 4.13):


  • BAPбазовый процессор, выполняющий функции обработки вызовов и технической эксплуатации;

  • CAP – сопроцессор обработки вызовов;

  • IOP – процессор ввода/вывода, управляет обменом данными с оборудованием коммутационной станции и периферийными устройствами технической эксплуатации ОА&М;

  • CMY – общая память для хранения общей базы данных, списков ввода/вывода для интерфейсов IOP:MB и информации, используемой процессорами IOP для обмена данными с периферийными устройствами технической эксплуатации ОА&М;

  • BCMY – шина общей памяти для межпроцессорной связи и реализации процедур обращения к CMY;

  • IOC – контроллер ввода/вывода, образует интерфейс между шиной общей памяти BCMY и процессором IOP.

Кроме того, CP113C/CR содержит мостовой АТМ-процессор ( процессор асинхронного режима передачи) типа C (АМРС), который является интерфейсом с сетевым контроллером SSNC.

Для повышения надежности все наиболее важные блоки координационного процессора дублируются.




AMPC – интерфейс сети АТМ (мостовой АТМ-процессор типа С)

CAP – сопроцессор (процессор обработки вызовов)

BAPM – основной (базовый) ведущий процессор

BAPS – основной (базовый) ведомый процессор

CMY – общая память

IOP – процессор ввода-вывода

IOCконтроллер ввода-вывода

BCMY – шина общей памяти

BIOC, BIOS –шины контроллеров ввода-вывода
Рисунок 4.13 – Структура процессора СР113С
Конфигурация координационного процессора зависит от требуемой производительности (таблица 4.3).
Таблица 4.3 – Комплектация CP 113

Виды процессоров

Тип CP 113

CP 113С

CP 113D

CP 113CR

Максимальное количество процессоров

BAP

2

2

2

CAP

10

10

-

IOC

4

4

2

IOP

64

64

32

АМРС

2

2

2

Во всех конфигурациях присутствуют два основных процессора ВАР:



  • ведущий ВАРМ, выполняющий функции обработки вызовов и технической эксплуатации,

  • ведомый ВАРS, который в нормальном режиме выполняет функции только обработки вызовов.


Download 1.91 Mb.

Do'stlaringiz bilan baham:
1   ...   10   11   12   13   14   15   16   17   18




Ma'lumotlar bazasi mualliflik huquqi bilan himoyalangan ©fayllar.org 2024
ma'muriyatiga murojaat qiling