Лабораторная Исследования Отдельных Узлов и блоков Измерирителей Уровня
Download 334.14 Kb.
|
Техническое описание установки
Блок ввода-вывода информации Принципиальная схема блока приведена на рис. I. Разъём Х2 предназначен для подключения внешнего стабилизированного источника постоянного тока с напряжением 5 ± 0,25 В и максимальным потребляемым током до 0,8 А (вариант 2 поставки). Разъём XI предназначен для подключения сменных плат с исследуемыми устройствами. В варианте 2 поставки разъём Х2 отсутствует, выходы "+5В" и "общий" блока питания подключаются к соответствующим контактам I и 16 разъёма XI. На передней (наклонной) панели блока установлены тумблеры (SА1 -SА5) и кнопки (SВ1-SВЗ) ввода информации и задания режимов работы исследуемых устройств. Выводы всех тумблеров и кнопок, кроме SВ1, подключены непосредственно к контактам разъёма XI. Переключатели SА1- SА4, SВ2 и SВЗ предназначены для подачи логических сигналов с уровнями "0"(соответствующий вывод замкнут на общий провод) или "I" (вывод - на +5В). Тумблер SА5 подключается всеми своими выводами к разъёму и поэтому может использоваться в качестве переключателя "двух сигналов в одну линию" или, наоборот, "одного сигнала на два направления". Кнопка SВ1 подключена к схеме защиты от "дребезга" на триггере (микросхема D 1.1). С помощью этой кнопки на выходе триггера (27 контакт.разъёма XI). ; формируется одиночный импульс с крутыми фронтами необходимый для нормальной работы исследуемых триггеров, регистров и счетчиков. При нажатии SВ1 на 27 контакте появляется логический 0, а при отпускании - логическая 1. Этот блок в дальнейшем на схемах обозначается как формирователь одиночного импульса . Реализуемая функция: 2 И-НЕ
Реализуемая функция: 2И. Коньюнкция, Y1=X1*X2
цифровой вычислительный техника логический Реализуемая функция: 2ИЛИ-НЕ. Стрелка Пирса, Y1=X1↓X2=
Реализуемая функция: ИЛИ. Дизьюнкция, Y1=X1+X2
Реализуемая функция: исключительное ИЛИ
Реализуемая функция: равнозначность (эквиввалентность), Y1=X1~X2=X1*X2+⌐X1*⌐X2
Реализуемая функция: Проверка на чётность (если число 1 на входе четно, то выход 0, если число 1 не чётно, то выход 1)
Реализуемая функция: Сравнение двух двухразрядных чисел
Реализуемая функция: двоичный одноразрядный сумматор (Y1 и Y2, представляют число в двоичной системе счисления)
Вывод В данной лабораторной работе исследовали базовую логику и определили реализуемые функции схемных решений. Также познакомились с принципом работы испытательного стенда для изучения устройств цифровой вычислительной техники. Download 334.14 Kb. Do'stlaringiz bilan baham: |
ma'muriyatiga murojaat qiling