Микропроцессоры


Download 1.22 Mb.
bet35/50
Sana09.06.2023
Hajmi1.22 Mb.
#1473581
1   ...   31   32   33   34   35   36   37   38   ...   50
Bog'liq
Микропроцессоры (2)

Машинный цикл состоит из тактов, в которых выполняются типовые действия, рассмотренные ниже. Число тактов в различных машинных циклах -
3…6. Большинство машинных циклов содержат три такта.
В командном цикле может содержаться от 4 до 18 тактов.
Сигналы, реализующие тот или иной МЦ, генерируются блоком управления МП на основании информации, содержащейся в первом байте команды.
Проиллюстрируем сказанное примером выполнения команды STA b3b2
(Store Accumulator Direct), передающей содержимое аккумулятора в ячейку
памяти при прямой адресации, т. е. указании адреса ячейки в самой команде. Команда трехбайтная, для ее передачи в МП требуются три машинных
цикла. В первом цикле байт b1 передается в регистр команд IR, в последующих циклах байты b3 и b2 передаются в регистры временного хранения W и Z. После получения всей команды МП выполняет ее, передавая байт из аккумулятора в ячейку памяти, адрес которой поступил в МП. Таким образом,
цикл команды составится из четырех машинных циклов в следующем порядке OF-MR-MR-MW.
Каждый машинный цикл делится на такты (состояния) - интервалы между одноименными фронтами тактовых импульсов.
Типовые действия, выполняемые в тактах машинного цикла:

  • Т1 Адрес памяти или ВУ выставляется на AD7-0 и A15-8, генерируется сигнал ALE для фиксации битов AD7-0. На линиях IO/M, S1 и S0 выставляется информация, определяющая тип цикла. Проверяется флаг HALT.

  • Т2 Проверяются входы Ready и Hold. Программный счетчик инкрементируется, если данный машинный цикл есть часть выборки команды. Во всех машинных циклах кроме цикла ВI (освобождения шин) один из управляющих стробов RD, WR или INTA переходит из единичного состояния в активное нулевое.

  • TW Появляется при неготовности памяти или ВУ к обмену (на линии READY низкий уровень напряжения). Состояния линий адресов, данных и управления остаются теми же, что и в конце такта. Сигнал READY проверяется в каждом такте ожидания.

  • Т3 Байт команды или данных передается в микропроцессор или из него.
    Уровень активного управляющего строба изменяется с нулевого на
    единичный.

  • Т4 Декодируется содержимое регистра команд.

  • T5,6 Используются при необходимости для завершения некоторых команд. Системные шины не используются.




Рис. 5.5. Временные диаграммы цикла чтения микропроцессора


Машинный цикл всегда содержит такты T1…Т3, иногда имеет большее число тактов, но для чтения или записи требуется только три такта. Временные


диаграммы цикла чтения с тактом ожидания приведены на рис. 5.4.



Download 1.22 Mb.

Do'stlaringiz bilan baham:
1   ...   31   32   33   34   35   36   37   38   ...   50




Ma'lumotlar bazasi mualliflik huquqi bilan himoyalangan ©fayllar.org 2024
ma'muriyatiga murojaat qiling