Аналитический обзор шифраторов для параллельных ацп


Download 0.49 Mb.
bet15/15
Sana18.06.2023
Hajmi0.49 Mb.
#1594678
TuriАналитический обзор
1   ...   7   8   9   10   11   12   13   14   15
Bog'liq
дипломная работа

ЗАКЛЮЧЕНИЕ


В результате анализа литературы были получены следующие выводы:



  • Для шифрования данных в параллельных АЦП существуют различные методы и шифраторы, каждый из которых имеет свои преимущества и недостатки.

  • Выбор конкретного шифратора для параллельных АЦП зависит от требований к производительности, точности и стоимости системы.

  • Некоторые методы шифрования данных, например, алгоритм простой перестановки, могут быть легко взломаны и не обеспечивают достаточной защиты данных.

  • Некоторые шифраторы для параллельных АЦП, такие как алгоритм Лапласа и дельта-сигма модуляторы, имеют высокую точность и обеспечивают эффективную защиту данных.

  • Важно учитывать не только характеристики шифраторов, но и особенности конкретной системы АЦП при выборе метода шифрования данных.

Данное исследование является актуальным и важным для современных технологий и промышленности, так как обеспечение защиты данных является одним из главных приоритетов в сфере информационной безопасности.
В дальнейшем можно продолжать исследования в данной области, например, разработав новые методы шифрования данных или улучшив существующие шифраторы для параллельных АЦП с целью обеспечения более высокой точности и эффективности.
В целом, данное исследование позволяет сделать вывод о том, что выбор метода шифрования данных в параллельных АЦП является сложной задачей, но существует несколько эффективных методов, которые могут обеспечить данных при достаточной точности и производительности системы.


Список литературы


1. Подписан указ Президента Республики Узбекистан Ш.M. Мирзиёева "О мерах по реализации административных реформ нового Узбекистана" и постановление по обеспечению ее реализации.


2. J. Fernandes, “Conversores A/D com Arquitecturas de Tipo Paralelo”, PhD Thesis, IST, 2000.
3. C. Mangelsdorf “A 400-MHz Input Flash Converter with Error Correction”, IEEE J. Solid-State Circ., vol. 25, pp. 184-191, Feb. 1990.
4. V.E. Garuts, Y.S.Yu, E.O.Traa and T.Yamaguchi, “A Dual 4-bit 2-Gs/s Full Nyquist Analog-to-Digital Converter Using a 70-ps Silicon Bipolar Technology with Borosenic-Poly Process and Coupling-Base Implant”, IEEE J. Solid-State Circ., vol.24, pp. 216-222, Apr. 1989.
5. F.Kaess, R.Kanan, B.Hochet and M.Declercq “New Encoding Scheme for High-Speed Flash ADCs”, in Proc. IEEE Int. Symp. Circuits Syst., June 1997.
6.Бунтов В.Д. Цифровые и микропроцессорные радиотехнические устройства: учеб. пособие для вузов / В. Д. Бунтов, С. Б. Макаров; Санкт- Петербургский государственный политехнический университет.– СПб.: Изд-во Политехн. ун-та, 2005, 398 с.
7. Daegyu Lee, Jincheol Yoo, Kyusun Choi, Jahan Ghaznavi. Fat tree encoder design for ultra-high speed flash A/D converters // The 2002 45th Midwest Symp. on Circuits and Systems, vol. 2, pp. II-87-II-90, 4-7 Aug. 2002.
8. Jungho Lee, Michael B. Choi, Ho-Jin Park and Byeong-Ha Park. A 7b 1GS/s 60mW folding ADC in 65nm CMOS // 2010 International SoC Design Conference (ISOCC), pp.338-341, 22-23 Nov. 2010.
9. F. Kaes, R. Kanan, B. Hochet and M. Declercq, New encoding scheme for high-speed flash ADC's // Proceedings of 1997 IEEE International Symposium on Circuits and Systems, vol.1, pp.5-8, Jun. 1997.
10. Yao-Jen Chuang, Hsin-Hung Ou, Bin-Da Liu. A novel bubble tolerant thermometer-to-binary encoder for flash A/D converter // IEEE VLSI-TSA International Symposium on VLSI Design, Automation and Test, pp. 315-318, 27-29 April 2005.
11. Угрюмов Е.П. Цифровая схемотехника: учебное пособие для вузов / Угрюмов Е. П. – 3-е изд., [перераб. и доп.].– СПб.: БХВ-Петербург, 2010, 797 с.


Download 0.49 Mb.

Do'stlaringiz bilan baham:
1   ...   7   8   9   10   11   12   13   14   15




Ma'lumotlar bazasi mualliflik huquqi bilan himoyalangan ©fayllar.org 2024
ma'muriyatiga murojaat qiling