Тема Математическое введение в цифровую технику
Download 0.9 Mb.
|
Konspekt lektsy.doc.
Если к выходным разрядам Y0 – Y7 такого преобразователя подключить светодиоды, то при формировании на них напряжения с уровнем логической единицы вызовет свечение соответствующего светодиода. Если на выходе присутствует напряжение с уровнем логического нуля, то соответствующий светодиод оказывается погашенным. Таким образом, преобразователь обеспечивает индикацию светового столбика с высотой на единицу большей входного двоичного кода. Если сравнить таблицу истинности данного преобразователя с таблицей истинности трехразрядного дешифратора, рассмотренного ранее, то очевидна их схожесть. Разница заключается в том, что в таблице преобразователя шкального индикатора на всех выходах, номера которых меньше двоичного кода на входе, остаются логические единицы. Отсюда следует, что такой преобразователь можно реализовать на базе полного трехвходового дешифратора и элементов, которые логически просуммировали бы единицу с единственного выхода дешифратора на все младшие выходы преобразователя. Функцию последних выполняют двухвходовые элементов ИЛИ, как это показано на рис. 7.3. Рис. 7.3. Структурная схема преобразователя кода шкального индикатора. Если логическая единица будет присутствовать на единственном выходе дешифратора, например на Y6, то через элементы ИЛИ она передастся на все семь младших выхода Y0 – Y6 преобразователя, на самом старшем восьмом выходе Y7 преобразователя установится логический нуль. Таким образом, обеспечивается свечение всех светодиодов, расположенных ниже i-го в линейке светодиодов и самого i-го с номером, соответствующим i-му входному коду. Примером подобного дешифратора может служить микросхема КМ155ИД11. Другим типом преобразователя кодов для элементов индикации является преобразователь для семисегментных индикаторов. Сам семисегментный индикатор представляет собой набор одиночных изолированных индикаторных элементов, называемых сегментами, сгруппированных по очертанию цифры «8» (рис. 7.4). Латинскими символами «a» «b» «c» «d» «e» «f» и «g» обозначаются соответствующие сегменты индикатора. Рис. 7.4. Семисегментный индикатор. Соответствие индицируемой десятичной цифры, входного двоично-десятичного кода и выходного семисегментного кода задается следующей таблицей истинности (будем считать, что свечение соответствующего сегмента происходит при подаче логической единицы на этот сегмент):
Можно найти систему ФАЛ, заданных таблицей истинности, минимизировать ее и реализовать структуру КЦУ в выбранном базисе логических элементов. Существуют стандартные выпускаемые промышленностью интегральные схемы преобразователей двоично-десятичных кодов в семисегментные. Если входные переменные X0 – X3 рассматривать как двоичные, а не двоично-десятичные, то функции, заданные приведенной таблицей истинности, являются частично определенными. Т.е. вместо шестнадцати возможных наборов входных переменных X0 – X3 определены только первые десять. В этом случае ФАЛ преобразователя двоичных кодов в семисегментные доопределяются оставшимися шестью наборами от 10-го до 15-го входных переменных, которым соответствуют какие либо иные индицируемые символы, например, символы «A», «b», «c», «d», «E» и «F» шестнадцатеричной системы счисления. Выбор микросхемы преобразователя кода зависит от типа используемого индикатора. Существуют полупроводниковые индикаторы на светодиодах с разъединенными анодами и катодами каждого сегмента (рис. 7.5,а), с разъединенными анодами и объединенными катодами (рис. 7.5,б) и с разъединенными катодами и объединенными анодами (рис. 7.5,в). В этом случае необходимо правильно выбирать типы микросхем преобразователей для соответствующих элементов индикации. Для индикатора, изображенного на рис. 7.5,а, не имеет значения, какой уровень напряжения (логического нуля или логической единицы) выходов преобразователя будет активным. Сам проектировщик устройства может объединить аноды или катоды индикатора в зависимости от того, логический нуль или логическая единица на выходе преобразователя является активным сигналом. Это упрощает выбор типа микросхемы. Рис. 7.5. Объединения анодов и катодов в стандартных полупроводниковых индикаторах. Для индикатора, изображенного на рис. 7.5,б, объединение катодов технологически выполнено внутри элемента индикатора. Поэтому для задания тока свечения соответствующего сегмента индикатора на его анод необходимо подать уровень напряжения логической единицы. В этом случае следует выбрать микросхему с активным единичным уровнем сигнала на выходе, а объединенные катоды подключить к нулевому потенциалу общего провода. Для индикатора, изображенного на рис. 7.5,в задание свечения определенного сегмента индикатора означает подключение разъединенного катода этого сегмента к нулевому потенциалу общего провода. При этом на объединенные аноды необходимо подавать потенциал логической единицы. Микросхема для такого индикатора должна иметь в качестве активного сигнала на выходах уровень напряжения логического нуля. В качестве примера блока индикации одноразрядной десятичной цифры рассмотрим пример использования микросхем КР514ИД1 и КР514ИД2. Обе эти микросхемы представляют преобразователь двоичного четырехразрядного кода (входы 1, 2, 4, 8) в семисегментный. Микросхема КР514ИД1 предназначена для использования с индикаторами с разъединенными анодами (рис. 7.6,а), а микросхема КР514ИД2 – с индикаторами с разъединенными катодами (рис. 7.6,б). Выходы микросхемы КР514ИД2 выполнены с открытыми коллекторами. Обе микросхемы снабжены прямым входом разрешения Е. Работа микросхем разрешается при подаче логической единицы на этот вход. При подаче на этот вход уровня напряжения логического нуля независимо от двоичного кода на входах 1, 2, 4, 8 все сегменты индикатора гасятся. Рис. 7.6. Одноразрядные индикаторы десятичных цифр на микросхемах КР514ИД1 и КР514ИД2. Микросхемы обеспечивают индикацию десяти цифр от «0» до «9» и пяти нестандартных символов. При подаче на входы 1, 2, 4, 8 уровней логических единиц индикация отсутствует. Использование резисторов R1 - R7 совместно с микросхемой КР514ИД2 необходимо для ограничения тока через сегменты индикатора и коллекторы выходных транзисторов микросхемы. Их номинал рассчитывается из допустимого тока сегментов индикатора, напряжения на этих сегментах в режиме свечения и напряжения питания +Uп, подаваемого на объединенные аноды индикатора. При необходимости индикации десятичных цифр большой разрядности можно на каждый индикатор отдельного разряда десятичного числа устанавливать отдельные семисегментные преобразователи и подавать на их входы одновременно соответствующие двоично-десятичные коды. Это вызовет одновременную индикацию всех разрядов десятичного числа. Недостаток такой организации заключается в значительном повышении потребления тока от источника питания. Данного недостатка лишены устройства динамической индикации. В них в определенный момент времени осуществляется индикация только одного разряда десятичного числа. Остальные индикаторы в это время находятся в погашенном состоянии. Обеспечивая чередование индицируемых разрядов с определенной частотой (сотни Герц и выше), можно добиться восприятия человеческим зрением равномерности и постоянства свечения всех разрядов индицируемого числа. Пример структуры устройства динамической индикации восьмиразрядного десятичного числа приведен на рис. 7.7. Формирование семисегментных кодов для всех восьми индикаторов осуществляется только одним преобразователем D1. Каждый индикатор снабжен схемой электронного ключа на двух транзисторах VT1 и VT2 (VT3 – VT16) и трех резисторах R1, R2 и R3 (R4 – R24), который подключает его объединенные аноды к источнику питания, тем самым задавая ток в сегментах этого индикатора и обеспечивая его свечение. Рис. 7.7. Пример структурной схемы динамической индикации восьмиразрядного десятичного числа. Управление ключами и, таким образом, подключением индикаторов к +Uп осуществляется с помощью дешифратора выбора номера индикатора D2. Наличие логической единицы на первом выходе Y0 дешифратора вызывает насыщение и открытие транзистора VT1, на коллекторе которого формируется нулевой потенциал общего провода. Это в свою очередь вызывает насыщение и открытие транзистора VT2, который подключает индикатор HG1 к источнику питания. На остальных выходах дешифратора в этот момент присутствуют логические нули, в результате которых транзисторы VT3 – VT16 находятся в режиме отсечки и, следовательно, закрыты. Для включения второго индикатора необходимо, чтобы на выходе Y1 дешифратора сформировалась логическая единица. При этом на остальных выходах дешифратора будут присутствовать потенциалы логических нулей, что приведет к закрытию соответствующих ключей и отключению соответствующих индикаторов от источника питания. Таким образом, обеспечивается подключение только одного из восьми индикаторов в определенный момент времени. Выбор подключаемого индикатора осуществляется поступающим на вход дешифратора двоичным кодом выбора номера дешифратора. Для корректной индикации должно быть обеспечено синхронное выставление входного двоично-десятичного кода индицируемой цифры и кода номера индикатора. Т.е. в момент времени, когда на вход дешифратора подается двоичный код i-го номера подключаемого индикатора, на вход семисегментного преобразователя должен поступать двоично-десятичный код того же i-го разряда индицируемого десятичного числа. Отсюда следует, что динамическая индикация должна сопровождаться дополнительной последовательностной схемой синхронизации и управления. Пример такой схемы для индикатора восьмиразрядных десятичных чисел приведен на рис. 7.8. Двоичный счетчик D5 служит для формирования кода выбора номера индикатора, подключаемого в данный момент времени. Этот же код является и адресом мультиплексоров D1 – D4, коммутирующих на семисегментный преобразователь соответствующие разряды двоично-десятичных кодов индицируемых в этот же момент времени разрядов десятичных чисел. Для задания счетного режима счетчику D5 схема синхронизации и управления должна содержать генератор тактовых импульсов GN. Рис. 7.8. Структурная схема устройства управления динамической индикацией восьмиразрядного десятичного числа. Очевидно, что схема управления динамической индикации требует относительно сложной аппаратной реализации. Поэтому динамическая индикация используется обычно совместно с устройствами, способными разделять во времени передачу по ограниченному набору линий двоично-десятичных кодов различных десятичных разрядов индицируемого числа. Такими устройствами являются, например, микропроцессоры. В них функции схемы синхронизации реализуются программным путем. Download 0.9 Mb. Do'stlaringiz bilan baham: |
ma'muriyatiga murojaat qiling