^
TMS320C54x DSP
(PDF) bilan umumiy xotira interfeysi ,
olindi 04.05.2019
10.
^
"Uy qurilishi CPU"
.
11.
^
Kompyuterni tashkil etish
(4-nashr). [Sl]: MakGrou-Xill. 1996-07-
01.
ISBN
978-0-07-114323-3
.
12.
^
"3.0V Core Async/Page PSRAM xotirasi"
(PDF) . Mikron . Olingan 2019-
05-04 .
13.
^
Kulkarni, Jaydeep P.; Kim, Keejong; Roy, Kaushik (2007). "160 mV
mustahkam Shmitt Triggerga asoslangan pastki chegara SRAM". IEEE
qattiq holat sxemalari jurnali . 42 (10):
2303.
Bibcode
:
2007IJSSC..42.2303K
.
doi
:
10.1109/JSSC.2007.897148
.
S2CID
699469
.
14.
^
Amerika Qo'shma Shtatlari Patenti 6975532: Kvazistatik
tasodifiy kirish
xotirasi
15.
^
"Kelajak jarayonlarida V-variatsiyani hisobga olgan holda 6T va 8T
SRAM hujayralarida hududni optimallashtirish -- MORITA va boshqalar.
E90-C (10): 1949 -- IEICE Transactions on Electronics"
.
Asl
nusxadan
arxivlangan, 2008-12-05.
16.
^
Preston, Ronald P. (2001).
"14: Fayllar va keshlarni ro'yxatdan
o'tkazish"
(PDF) . Yuqori samarali mikroprotsessor sxemalarini
loyihalash . IEEE matbuot. p. 290.
17.
^
Amerika Qo'shma Shtatlari Patenti 6975531:
6F2 3-tranzistorli DRAM
kuchaytiruvchi hujayra
18.
^
3T-iRAM(r) texnologiyasi
19
19.
Do'stlaringiz bilan baham: |