Сигнал процессорлари учун синов ва диагностика воситалари режа


Download 452.19 Kb.
Pdf ko'rish
bet4/5
Sana25.01.2023
Hajmi452.19 Kb.
#1121437
1   2   3   4   5
С6000 платформаси
СРИБ замонавий илғор технологиялари параллел 200 МГц дан юқори 
частоталарда ишлов берувчи ва 400 Мбайт/с гача ўтказиш полосасига эга кўп 
шинали архитектурани таъминловчи ижро қурилмалари базасида модулли 
ишлов беришнинг принципларини талаб этади. Уларни амалга ошириш учун 


Буйруқлар конвейери 
L2 
Узилишлар 
контроллери 
В регистрлар тўплари 
В0 - В31 
А регистрлар тўплами 
А0 - А31 
Эмуляциялаш 
мантиқи 
Бошқарув 
регистрлари 
L1 
S1 
M1 
D1 
S2 
M2 
D2 
микроэлектротехника соҳасидаги энг охирги ютуқлардан фойдаланиш зарур. 
Юқори тезликли сигнал процессорлар программаланадиган мантиқий интеграл 
схемалар, шиналар контроллерлари, маълумотларни киритиш параллел 
каналларига эга ичига ўрнатилган АРЎ билан бирга рақамли ишлов беришнинг 
мураккаб алгоритмларининг амалга ошириш учун оптималлашган. 
С6000 процессорлари учта йўналиш бўйича ривожланади. 
Биринчи йўналиш қўзғалмас нуқтага эга С62хх ва С64хх 
процессорларини, 
иккинчи 
йўналиш 
сўзувчи 
нуқтага 
эга 
С67х 
процессорларини, 
учинчи 
йўналиш 
қўзғалмас 
нуқтага 
эга 
С64х 
процессорларини ўз ичига олади, улар кенгайтирилган архитектура ва 
буйруқларнинг янада ривожланган тизимига эга. 
С600 оиласидаги барча процессордлар ядроси марказий процессор 
қурилма (МПҚ) ҳисобланади. Ушбу қурилма VLIW архитектураси асосида 
қурилган. МПҚнинг соддалаштирилган структураси 11.6-расмда келтирилган. 
МПҚ ишлов беришнинг иккита арифметик блокига эга, уларинг ҳар бирида 4 
тадан операцион боғлама бор: 
- арифметик ва мантиқий амалларни, L1 таққослаш амалларини 
бажарадиган боғлама; 
- S1 дастўрини кўчириш ва тармоқлантириш амалларни амалга ошириш 
схемаси; 
- М1 кўпайтиргич; 
- D1 ўқиш ва ѐзиш адрес қурилмаси. 
Буйруқни ўқиш 
Декодлаш 
Бажариш 
11.6-расм. МПҚнинг структура схемаси. 
Буйруқлар ички конвейерининг, универсал регистрлар ва кўп оқимли 
архитектуранинг мавждулиги барча 8 та ҳисоблаш боғламаларининг бир вақтда 
ишлаш имконини беради. Бундан ташқари барча боғламалар сурулувчи 
вергулга эга (ѐки сурулувчи вергул билан) арифметик ва мантиқий амалларни 
бажара олади. 
МПҚ хотирадан 256 бит узунликдаги сўзда бирданига саккизта 32- 
разрядли буйруқларни чиқариб олади. Ишлов бериладиган иккита трактдан ҳар 


HPI/XB 
Маълумотлар 
хотираси 
McBSP 
McBSP 
Таймер 
Марказий 
процессор 
қурилмаси 
Таймер 
Дастур хотираси 
DMA/EDMA 
EMIF 
бири (А ва В) ҳар бири 32 та разрядли 16 та регистрли ўз блокига эга, бунда ҳар 
иккала тракт регистрлари оператив равишда биргаликда ишлаши мумкин. Шу 
тариқа процессор бир тактда бир вақтнинг ўзида (параллел равишда) 8 та 
буйруқни бажариши мумкин. Процессор буйруқлар ва маълумотлар учун 
биринчи разрядли 32 Кбайт кэш ва иккинчи разрядли 2 Мбайт кэш га эга. 
С6000 платформанинг умумлаштирилган структураси 11.7-расмда 
келтирилган. Архитектураси умуман аввалги моделлар тенденциясини акс 
эттиради, лекин фарқлари ҳам бор. EMIF интерфейс 8/16/32 хотира сўзи билан 
алмашинишни 
таъминлайди. 
Таймерлар 
бошқа 
моделлардаги 
каби 
функцияларни бажарадилар. HPI хост-процессор интерфейси бевосита, ѐҳуд 
кенгайиш шинаси кўринишида хост-процессорга МПҚнинг бутун адрес 
майдонидан фойдаланишни тақдим этадиган 16 разрядли асинхрон портдан 
иборат. Кўп каналли буферланган навбатдаги McBSP порт С6000 
платформасини 125 Мбит/с тезлик билан кетма-кет киритиш/чиқариш 
имконияти билан тўлдиради. Хотирадан тўғридан-тўғри фойдаланиш (DMA) 
айрим каналлар маълумотларини МПҚ ресурсларининг иштирокисиз алоҳида 
буферларга саралаш имконини беради. С6000 платформанинг баъзи моделларда 
кўп сонли каналлари ва устун турадиган схемсаси билан фарқ қиладиган 
кенгайтирилган EDMA контроллер ишлатилади. 
11.7-расм. С6000 платформасининг умумий структураси. 
Бугунги кунда С6000 оиласидаги қўзғалмас вергулга эга сигнал 
процессорлар орасида TMS320C64xx оиласи катта қизиқиш уйғотади. Ушбу 
оила иккинчи авлод VLIW архитектураси базасида қурилган (буйруқнинг узун 
сўзи, параллел ҳисоблаш модуллари, буйруқ сўзи эса ҳар бир модулга биттадан 
8 та параллел буйруқ ҳисобланади). Иккинчи авлоддаги ўзгаришлар процессор 
ядросига, хусусан модуллараро уланишларга тегишли бўлди, бу эса улар 
орасидаги ўтказиш қобилиятини ошириш имконини берди, бу ўз навбатида 
маълумотлар 
оқими 
устида 
ҳисоблаш 
алгоритмларини 
бажаришда 
унумдорликни оширишга олиб келди. Шунингдек ҳисоблаш модулларининг 
функционаллиги ошди. Ушбу хусусиятлар реал вақт масалалари – сигнал 
профессорларнинг асосий иловаларида ғоят жиддий ҳисобланади. 


С64х оиласига процессорларнинг жуда кенг сони киради. Улар 
унумдорлиги, ички хотирасинингн ҳажми ва марказий процессорнинг худди 
шундай ядросига эга ташқи қурилма тўплами билан фарқ қилади. Шу тарзда 
ишлаб чиқарувчи оптимал равишда паст нархларда ҳисоблаш қуввати ва ташқи 
қурилма тўплами бўйича амалий масала талабларига жавоб берадиган МП 
танлаш имконияти мавжуд бўлади. Ушбу оиладаги МП реал вақт СРИ нинг кўп 
процессорли тизимларни (радиолокация, тақсмланган турдаги видеотизимлар
таянч станциялар телекоммуникация ускуналари) қуриш учун мўлжалланган 
С64х оиласининг алоҳида тармоғи – видеомаълумотларга ишлов бериш 
учун мўлжалланган TMS320DM64x процессорлар. Улар турли форматларда 
рақамли видеога оқимли ишлов бериш имкониятига кўп функцияли 
видеопартларни ўз ичига олади. 
С6000 платворомасининг сурулувчи вергулига эга СП линейкаси 
TMS320C67x оиласидан иборат. Улар дастурлар 64 Кбайт хотирасига ва 
маълумотларнинг 64 Кбайт хотирасига, шунингдек сурулувчи вергулга эга 
ҳисоблашларни аппарат ѐрдамида амалга оширувчи функционал қурилмалар 
тўпламига эга. Синхронлаш частотаси 160 МГц бўлгшанида унумдорллик 1 
GFLOPS (бир секундда сурулувчи вергулга эга миллиард амаллар)ни ташкил 
этади. Прцессор ассемблер коди даражасида С64х и С62х билан мос. Энг 
самарали қўлланадиган – бу студия овоз ѐзиш ускунаси, аудисинетзаторлар. 

Download 452.19 Kb.

Do'stlaringiz bilan baham:
1   2   3   4   5




Ma'lumotlar bazasi mualliflik huquqi bilan himoyalangan ©fayllar.org 2024
ma'muriyatiga murojaat qiling